电子设计应用

电子设计应用杂志 部级期刊

Electronic Design & Application World for Design and Application Engineers

杂志简介:《电子设计应用》杂志经新闻出版总署批准,自2002年创刊,国内刊号为11-4916/TN,是一本综合性较强的电子期刊。该刊是一份月刊,致力于发表电子领域的高质量原创研究成果、综述及快报。主要栏目:研究报告、文献综述、简报、专题研究

主管单位:中华人民共和国科学技术部
主办单位:中国科技信息研究所
国际刊号:1672-139X
国内刊号:11-4916/TN
全年订价:¥ 408.00
创刊时间:2002
所属类别:电子类
发行周期:月刊
发行地区:北京
出版语言:中文
预计审稿时间:1个月内
复合影响因子:0.1
总发文量:65
总被引量:1193
H指数:13
立即指数:0.0072
期刊他引率:1
  • 在小型PC的混战中取得最终胜利

    作者:北乡达郎 大规智洋 刊期:2008年第07期

    2007年10月,华硕电脑公司推出定价为399美元的Eee PC。自上市以来,Eee PC的销售业绩不断攀升,到2008年5月为止,订单已达到500万台。

  • 德州仪器展望未来半导体科技演进趋势

    刊期:2008年第07期

    在近日举办的德州仪器开发商大会上,德州仪器首席科学家方进指出,随着对视讯影像、车用电子、通讯设备、工业应用及医疗电子等相关应用的需求提升,全SgDSP、微控制器和模拟元件的需求将持续以惊人的速度攀升。到2020年,全球嵌入式处理器市场将拥有突破300亿美元的市场商机,模拟市场则有超过1000亿美元的市场规模。绿色装置、机器人技术、医...

  • SSD的现状及发展前景

    作者:竹内健 刊期:2008年第07期

    半导体硬盘SSD(固态硬盘)由NAND闪存、NAND控制器以及用作缓冲存储器的DRAM所构成(见图1)。在SSD中,坏块管理、纠错编码(ECC)及单元调整等处理都由NAND控制器的闪存转换层(FTL)来执行。SSD的性能不仅取决于NAND闪存的性能,而且在很大程度上还会受到NAND控制器算法的影响。因此,在优化NAND控制器的设计时,需要考虑到NAND闪存的特性。

  • 博弈FPGA厂商

    刊期:2008年第07期

    FPGA市场早在90年代后期就经过了一番激烈整合,许多业者不是退出PLD市场,就是出售其PLD业务部门,或将PLD业务部门分立成独立公司,或进行购并等。整合之后,FPGA市场的主要业者仅剩数家,包括Xilinx、Altera、Lattice、Actel、Atmel、QuickLogic等,不过2007年11月QuickLogic也宣布淡出FPGA市场,并转进发展CSSP(客户特殊标准产品)。当然,...

  • 苹果公司浴火重生及对半导体行业的影响

    作者:草木 刊期:2008年第07期

    创业和落困 苹果(Apple)公司成立于1976年加州的一个车库里,创始人是乔布斯(Steve Jobs)和伍兹奈克(Steve Wozniak)两个大学未毕业的年轻人,共投资1300美元。伍兹出身电子工程师家庭,从小对计算机感兴趣,乔布斯是很有个性的一个人,尽管他也热衷电子技术,但他更善于把电子技术推向实际应用。公司同年推出Apple I微型计算机。1977年注...

  • 记录日常活动及健康信息的第一代生活记录器

    作者:小谷卓也 刊期:2008年第07期

    想像一下,手表等随身物品变为可以监视你每天的日常活动并提出合理建议的终端。在2008年,这将逐渐演变为现实。这样的终端被称为生活记录器,它可以持续地记录个人活动及身体健康信息。很多设计团队都正在进行与之相关的研究。虽然才刚起步,但可以预见,生活记录器将会极大地影响并改变我们的生活。

  • 通过GPS在地图上留下足迹

    刊期:2008年第07期

    利用GPS等记录个人移动足迹的终端开发也很活跃,这也可被称为是一种生活记录器。索尼公司于2008年3月推出的终端可以将开车旅行或自行车郊游时陡用者所到达的位置信息与时间自动记录到存储器中(见图A-1a)。如果使用附带的软件,还可以将旅行的轨迹显示在地图上,

  • D类放大器选型指南

    作者:鉴青 田源 刊期:2008年第07期

    D类放大器是当前电子设计领域的一种热点技术,在便携式多媒体、家庭影院、汽车音响以及电视等领域应用广泛。本文对其工作原理进行了比较详细的描述,并从当前市场的主流产品中选择部分产品,对其特点和应用进行讨论,以期与读者共飨。

  • 走向高级设计抽象

    作者:Rob Evans 刊期:2008年第07期

    今时今日的设计,其独特性与竞争优势很大程度上是由存在于软领域中的“器件智能”决定的。IP在底层硬件上,底层硬件也使之与外界接口,但是这并不能带来真正的产品差异性。

  • 适用于SAR ADC的CMOS比较器的设计

    作者:裴晓敏 刊期:2008年第07期

    本文提出一种带时钟控制的CMOS比较器结构,它由两级前置差分放大器和一级带有正反馈的NMOS锁存器组成。此设计在前置预放和锁存器级联的基础上,引入了交叉耦合负载,复位、钳位技术,获得了高精度和较低的功耗。设计采用0.18μm CMOS工艺,电源电压为3.3V,分辨率为0.8mV,获得12bit的精度,可以应用于SAR ADC等模将格揍器市路中

  • Altium Designer成功解决电子设计与机械设计实时协作难题

    作者:俊杰 刊期:2008年第07期

    最近,Altium公司推出了一款创新解决方案Altium Designer,首次使电子设计人员和机械设计人员能够实时协作,以3D的方式实时检测设计板与机械外壳是否匹配,不必反复进行ECAD-MCAD测试,避免了费用昂贵的试差工作法,解决了长达25年的电子设计难题—这一难题一直在影响着产品的上市进程。

  • 建立基础——用于基带的标准sRIO功能

    作者:Trevor Hiatt 刊期:2008年第07期

    sRIO一直以来都是用于嵌入式器件中的低延迟、高可靠性互连。今天,这些器件继续进化,出现了第二代和第三代交换器和端点器件。目前的器件可提供超过所需sRIO规范子集的改进一包括可选sRIO扩展规范以及专有功能集。本刊将于七、八、九月连载三篇系列技术文章,深入讨论sRIO技术。其中,第一篇文章将详细分析标准sRIO功能在基带中的应用,为下一...

  • RF至数字接收器的信号链路噪声分析

    作者:Cheng-Wei Pei 刊期:2008年第07期

    引言 信号接收器系统的设计师常常需要进行系统性能的级联链路分析(从天线一直到ADC)。在链路分析中,噪声是一个至关重要的参数,它限制了接收器的总体灵敏度。对系统拓扑结构来说更加重要,原因是拓扑结构的选择力求优化总体信噪比、动态范围和诸多其它参数。噪声计算中的一个问题是需要在链路中各组件(即电路的RF、IF/基带和ADC部分)所...

  • 面向多载波基站应用的波峰因子降低引擎

    作者:温得敏 刊期:2008年第07期

    引言 赛灵思的FPGA在业内被广泛应用于基带协处理领域里的蜂窝射频基站设计以及其它先进的基带功能中。除了信道卡应用之外,赛灵思的FPGA还支持成本效益高的射频卡功能的实现,如数字上变频(DUC)和数字下变频(DDC),包括波峰因子降低(CFR)和数字预失真(DPD)等先进技术。除了用于WCDMA和WiMAx的射频卡解决方案之外,赛灵思还推出了能够...

  • 一种新的Ethernet-over-PDH技术

    作者:赵葵银 刊期:2008年第07期

    Ethernet-over-PDH(EoPDH)是一组技术和标准,本文将阐述EoPDH所使用的技术,包括G.7041定义的GFP帧封装、G.7043定义的Ethernet-over-PDH帧映射、链路聚合、G.704定义的链路容量调整、Y.1731和Y.1730定义的管理消息传递、VLAN标签、QoS优先级以及高层应用等(如DHCP服务器和HTML用户界面)。