首页 期刊 信息技术 基于多级CIC滤波器的相控阵延时算法设计 【正文】

基于多级CIC滤波器的相控阵延时算法设计

作者:尹子骞; 秦云; 骆英; 徐桂东 江苏大学机械工业“机械结构损伤检测评估技术”重点实验室; 江苏镇江212013; 高端装备关键结构健康管理国际联合研究中心; 江苏镇江212013
超声相控阵   多级级联积分梳状滤波器   延时精度   现场可编程门阵列  

摘要:为实现超声相控阵精确延时的接收技术,基于多级级联积分梳状数字滤波器(Cascade Integrator Comb,CIC)设计了延时算法。利用数字信号的内插理论,通过多级CIC数字滤波器插值处理,提高信号延时精度,同时也减少硬件资源的消耗。通过现场可编程门阵列(FPGA)的实现,验证了延时算法的可行性。实验表明此方法在采样率为50MHz的条件下可以实现1.25ns延时精度,为精度要求高的相控阵接收系统提供了技术支持。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

学术咨询 免费咨询 杂志订阅