摘要:为实现超声相控阵精确延时的接收技术,基于多级级联积分梳状数字滤波器(Cascade Integrator Comb,CIC)设计了延时算法。利用数字信号的内插理论,通过多级CIC数字滤波器插值处理,提高信号延时精度,同时也减少硬件资源的消耗。通过现场可编程门阵列(FPGA)的实现,验证了延时算法的可行性。实验表明此方法在采样率为50MHz的条件下可以实现1.25ns延时精度,为精度要求高的相控阵接收系统提供了技术支持。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社
热门期刊服务
相关文章
影响因子:0.41
期刊级别:统计源期刊
发行周期:月刊
期刊在线咨询,1-3天快速下单!
查看更多>
超1000杂志,价格优惠,正版保障!
一站式期刊推荐服务,客服一对一跟踪服务!