首页 期刊 微电子学 基于JESD204B的接收端数据链路层设计与实现 【正文】

基于JESD204B的接收端数据链路层设计与实现

作者:付东兵; 焦阳; 徐洋洋; 邱雅倩; 姚亚峰 模拟集成电路国家重点实验室; 重庆400060; 中国电子科技集团公司第十研究所; 重庆400060; 中国地质大学(武汉)机械与电子信息学院; 武汉430074
数据链路层   四字节并行处理   同步   高速串行接口  

摘要:行业新标准JESD204B支持高达12.5 Gbit/s串行传输速率,是解决数据转换器与逻辑器件之间高速数据传输问题的主流接口。采用四字节并行处理方案实现了JESD204B协议接收端数据链路层电路,完成协议功能的同时将电路工作时钟频率由1.25 GHz降低到312.5 MHz,使其能在CMOS工艺下使用标准数字电路设计流程实现。将Verilog HDL实现的电路与XILINX JESD204B 6.1v版本的发送端IP核进行对接,验证了该方案的可行性。在Design Compiler平台上,采用65 nm LP CMOS工艺数字标准单元库,对设计方案进行了综合评估。实验结果表明,该方案在工作频率和功能方面均能满足JESD204B协议规范。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

学术咨询 免费咨询 杂志订阅