首页 期刊 电气开关 基于FPGA的改进二值化卷积层设计 【正文】

基于FPGA的改进二值化卷积层设计

作者:蒋佩卿; 吴丽君 福州大学物理与信息工程学院; 福建福州350108
二值化   卷积神经网络   fpga   改进的批归一化  

摘要:二值化卷积神经网络作为一种量化模型,具有模型体积小、运算效率高等显著优点,是卷积神经网络模型在低功耗嵌入式端部署的理想形式.本文分析了二值化卷积神经网络的特点,提出了针对批归一化层及二值化层改进,设计出了无需乘法运算单元的二值化卷积神经网络硬件架构并在FPGA平台上实现.结果表明,在运算量相同情况下,该设计在工作频率150MHz下相比i5-7500 CPU实现了约9.7倍的加速,相比1080 Ti GPU实现了1.7倍的加速,而功耗仅为CPU的21%、GPU的5.6%。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

学术咨询 免费咨询 杂志订阅