摘要:给出了一种基于FPGA的多通道小目标探测声纳处理机的硬件电路设计方案,介绍了该方案中各模块的具体电路实现,以Xinlinx公司的FPGA芯片作为核心器件,根据系统声纳系统需求,通过PC机控制指令实现对120个基元的数据采集,并对采集数据进行打包编码,最后将采集数据通过千兆网上传到干端上位机进行实时处理。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社
热门期刊服务
影响因子:0.26
期刊级别:部级期刊
发行周期:月刊
期刊在线咨询,1-3天快速下单!
查看更多>
超1000杂志,价格优惠,正版保障!
一站式期刊推荐服务,客服一对一跟踪服务!