摘要:针对高频信号采集有着高采样率高精度的要求,提出了一种双通道5GS/s高速数据采集卡的设计方案。采集卡使用两片10位5GS/s的ADC进行双通道采样,采用两片FPGA作为数据采集子板和数据处理母板的控制核心,并利用DDR3存储器及千兆以太网实现数据的存储上传功能。重点研究了基于低抖动高速时钟的ADC高速采样的硬件设计和ADC输出高速数字信号的接收缓存FPGA逻辑。最后对采集卡进行了性能测试,测试结果表明在双通道5GS/s模式下,两片ADC的静态性能与动态性能良好,有效位达到8.0以上。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社