首页 期刊 现代电子技术 (25,20)线性分组编译码器设计及其FPGA实现 【正文】

(25,20)线性分组编译码器设计及其FPGA实现

作者:李淑婧; 王蕾; 任宝祥; 李哲; 尚耀波 空军工程大学; 陕西西安710051
信道编码   汉明码   伴随式   错误图样   并行处理  

摘要:随着通信速率的提高,有噪信道的可靠通信通过信道编码来实现。文中设计的(25,20)线性分组编译码器结合汉明码能纠正一位错误且具有编码效率较高、译码电路简单、译码延时小等优点。分析伴随式与错误图样的对应关系,采用并行处理的方式,使用硬件描述语言VHDL在Xilinx公司的Vivado2016.1环境下编程实现。通过ModelSim仿真平台验证,降低了实现的复杂度。在工程实践中将编译码器加入某实测通信系统,实现了在Artix.7系列xc7z030fbg676.1的芯片上占用较少的硬件资源实现(25,20)线性分组编译码,提高系统传输的可靠性,验证了该设计的优良性能。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

学术咨询 免费咨询 杂志订阅