首页 期刊 中国集成电路 一种高增益低噪声混频器的设计 【正文】

一种高增益低噪声混频器的设计

作者:薛海妹; 唐守龙; 陆生礼 东南大学国家专用集成电路系统工程技术研究中心
高增益低噪声混频器   设计   负载级电路   标准   cmos工艺  

摘要:本文设计了一种高增益低噪声混频器,提出了一种新的吉尔伯特混频器负载级电路.该混频器在3.3V工作电压下,基于Chartered 0.25 μ m标准CM0S工艺设计模型进行仿真验证,优化结果表明,该混频器的增益达到9.02dB,噪声系数为8.88dB,谐波失真降低为-17.29dB.

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

学术咨询 免费咨询 杂志订阅