摘要:本文提出一种改进加权比特翻转算法用于解决传统加权比特翻转算法FPGA实现时出现的性能恶化现象。仿真实验表明,加权比特翻转算法译码过程中出现的"伪零值"现象,是造成加权比特翻转算法利用FPGA平台实现时出现性能恶化的主要原因。本文算法通过修正校验节点品质因素值解决"伪零值"问题,进而使得改进算法利用FPGA平台实现时可以获得较好地仿真性能。实验结果验证了本文算法的有效性。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社
热门期刊服务
影响因子:1.31
期刊级别:北大期刊
发行周期:月刊
期刊在线咨询,1-3天快速下单!
查看更多>
超1000杂志,价格优惠,正版保障!
一站式期刊推荐服务,客服一对一跟踪服务!