首页 期刊 宇航学报 星地高速数传系统LDPC编码器ASIC集成芯片设计 【正文】

星地高速数传系统LDPC编码器ASIC集成芯片设计

作者:张浩 殷柳国 清华大学航天航空学院 北京100084 深圳清华大学研究院EDA实验室 深圳518057
卫星通信   ldpc编码器   多码率融合   集成芯片设计  

摘要:面向高分辨率对地观测卫星的高速数传应用需求,提出了一种低实现复杂度、多码率融合的LDPC并行编码结构,以及采用该结构的编码器芯片设计方案。基于TSMC 130 nm CMOS标准单元库,该编码器芯片在200 MHz时钟下能够达到1.6 Gbps的吞吐率,硅片面积为5.495 mm2,功耗仅为184.3 m W。与传统结构设计的相同吞吐率的LDPC编码器芯片相比,本文方案可以将存储空间需求降至传统结构的18.52%,硅片面积和功耗分别下降至传统结构的20.3%和83.3%,非常适用于超高速星上通信应用。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

学术咨询 免费咨询 杂志订阅