摘要:为解决没有三线制同步串口的微处理器与串行设备通信困难的问题,通过研究三线制同步串行通信的机理,首先构建基于传统设计所实现的硬件电路接口,然后利用可编程逻辑器件PLD,设计基于CPLD/FPGA的三线制同步串行通信控制器通用接口。通过对各功能模块的详细介绍,实现硬件电路的小型化和灵活移植性,减小了整个系统的体积和功耗。经实际项目使用,结果表明基于该接口结构实现了微处理器与串行设备间的三线制同步串行通信的功能。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社
影响因子:0.42
期刊级别:北大期刊
发行周期:半月刊
期刊在线咨询,1-3天快速下单!
查看更多>
超1000杂志,价格优惠,正版保障!
一站式期刊推荐服务,客服一对一跟踪服务!