首页 期刊 微电子学与计算机 一种基于忆阻器的可扩展乘法器设计 【正文】

一种基于忆阻器的可扩展乘法器设计

作者:郑子遇; 江先阳; 汤知日 武汉大学物理科学与技术学院物理部级实验教学示范中心; 湖北武汉430072
忆阻器   全加器   布尔逻辑门   乘法器   扩展  

摘要:针对在基于忆阻器的全加器设计中,在级联时前级结构需要向后级结构输出的结果以阻值的形式储存在忆阻器中无法直接获取的问题,设计了一种将忆阻器的阻值转换为电压值以方便输出的新结构.基于提出的新结构,改进了基于忆阻器的全加器设计,以此为基础设计了基于忆阻器的乘法器,并实现了乘法器的位宽扩展.以两位乘法器为例,基于HP模型,利用LTspice XVII仿真,展示提出的读出结构可以有效支持乘法器的位宽扩展.

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

学术咨询 免费咨询 杂志订阅