首页 期刊 微电子学与计算机 一种适用于嵌入式图形处理器的多端口纹理Cache的设计 【正文】

一种适用于嵌入式图形处理器的多端口纹理Cache的设计

作者:许强 陈杰 刘建 王云 胡哲琨 中国科学院微电子研究所 北京100029
图形处理器   光栅化   纹理高速缓存   分层细化   预取  

摘要:为了提高嵌入式图形处理器的纹理单元效率,提出了一种多端口纹理高速缓存(Texture Cache)结构。该结构采用了基于块的光栅化和块交错的纹理内存组织,能够充分发掘数据间相关性,提高了Cache命中率;此外该结构采用Cache预取技术,有效隐藏了访存延迟;为了进一步提高数据吞吐率,设计了4个读端口,可支持并行读取4个纹素。仿真结果表明,设计的Cache可达到92%左右命中率,访存性能可达到零延迟内存系统的90%,数据吞吐率是单端口Cache的3~4倍。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

学术咨询 免费咨询 杂志订阅