首页 期刊 微电子学 一种嵌入式动态锁存比较器的设计与实现 【正文】

一种嵌入式动态锁存比较器的设计与实现

作者:谢晶 张文杰 谢亮 金湘亮 湘潭大学材料与光电物理学院 湖南湘潭411105
嵌入式电路   动态锁存比较器   模拟集成电路  

摘要:提出了一种由调制信号产生电路、比较锁存电路、输出级电路组成的嵌入式动态锁存比较器。该比较器结构简单、面积小,采用一套可控时钟,在减小功耗的基础上得到了高精度。电路在MXIC0.5μm标准CMOS工艺上流片实现。芯片测试结果表明,该比较器在±5V电源电压,128kHz工作频率下,输入失调电压9mV,可比较2.63mV以下电压差,功耗仅为49μW。比较器芯片尺寸为130μm×225μm,速度最高可达到5MHz,完全满足工程应用需求。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

学术咨询 免费咨询 杂志订阅