本文通过对VHDL 16位的CPU设计进行研究,把握VHDL设计对于软硬件联合的重要影响,从而发挥VHDL设计的功能和作用,以更好地满足系统设计的实际需要。
本文介绍了可编程逻辑器件的研制背景和意义,介绍了项目成果系统提供的功能及特点,本文还对可编程逻辑器件的应用做了总结。
作者:杨维钧; 黄忠保 期刊:《湖北师范大学学报·哲学社会科学版》 2012年第02期
计算机组成原理与结构是计算机科学与技术、软件工程等相关专业的核心基础课程,而计算机组成原理与结构课程设计是计算机组成原理与结构的一门后续课程。阐述了开设这门课程的重要性和必要性。并从EDA角度对这门课程的教学方法进行了改进,目的是使本课程跟上时代的步伐,能提高学生专业硬件设计的技能,为以后各门专业课程打下坚实基础。
作者:张兆莉; 曹丽婷; 王珏; 贾怀珍 期刊:《智能建筑与智慧城市》 2009年第05期
本文介绍了一种基于SOPC的电梯群控系统的设计。电梯群控系统硬件部分以FPGA为核心,信息通信采用CAN总线通讯方式。而软件部分则运用C语言和VHDL语言编程方式完成,采用模块化设计思想,模块之间相互独立,便于软件修改和提高电梯群控系统的可扩展性。
本文从分析电气信息类专业数字电子技术及其实验教学现状出发,根据数字集成电路设计领域发展趋势和工程实践要求,介绍了硬件描述语言在数字集成电路设计中的应用,并通过两个设计实例进一步说明了其分类、特点和差异。
传统交通控制器多数由单片机或PLC实现。FPGA不仅可解决电子系统小型化、低功耗、高可靠性等问题:而且其开发周期短、开发软件投入少、芯片价格不断下降,促使FPGA越来越多地取代了ASIC的市场.尤其是对小批量、多品种的产品需求。使之成为首选。本文介绍了一种复杂路通灯控制器的设计用FPGA实现的方法。
作者:刘志华; 杨军; 陈旻 期刊:《昆明冶金高等专科学校学报》 2005年第05期
数字滤波器是语音与图像处理、模式识别、雷达信号处理、频谱分析等应用中的一种基本的处理部件,它能满足滤波器对幅度和相位特性的严格要求,避免模拟滤波器所无法克服的电压漂移、温度漂移和噪声等问题.有限冲激响应(FIR)滤波器能在设计任意幅频特性的同时保证严格的线性相位特性.因此,在许多应用领域都显示了强大的生命力,具有重要应用意义.介绍了怎样用VHDL实现线性相位FIR(有限长单位冲激响应)滤波器,论述了其设计思想.
作者:万军华; 刘瑞通 期刊:《湖南理工学院学报·自然科学版》 2011年第01期
针对多功能数字闹钟的设计提出了三种可行性设计方案,并对这些方案的优缺点进行了比较论证,在充分考虑各种方案优缺点的前提下,选择利用FPGA芯片来设计多功能数字闹钟.本设计选用可编程器件FPGA采用硬件描述语言VHDL按照自顶向下的设计方法设计了数字闹钟的各个模块,并对各个功能模块进行了软件仿真.
作者:乔文生; 褚福刚; 杨宁 期刊:《智能机器人》 2016年第03期
本项目为“某测量系统外系统等效器”项目中的一个子项目,该子项目产生试验过程中所需要的开关量。本文采用锁存器CY74FCT16841T先将数据锁存,再输出开关量,文中介绍了使用VHDL语言(硬件描述语言)对锁存器CY74FCT16841T进行硬件逻辑描述,并采用软件工具IS10.1自带的仿真工具进行了时序功能仿真验证,展示了实现电子电路的自动化设计的EDA过程,是设计实现的关键环节。
本书主要介绍电子设计自动化的技术和应用,可分为三大部分。第一部分(第一章至第三章)主要讲解VHDL(超高速集成电路硬件描述语言)的概念、语法、基本电路编程。第一章介绍EDA(电子设计自动化)技术的发展历史以及常用的EDA工具,第二章介绍可编程逻辑器件的发展历史,第三章介绍VHDL硬件描述语言。第二部分(第四章至第五章)主要介绍FPGA芯片的基本参数以及编程工具的使用方法。其中,第四章以Virtex—6系列FPGA产品为例,介
作者:周冰; 王永仲; 何永强 期刊:《军械工程学院学报》 2005年第06期
介绍了一种焦平面阵列探测器非均匀性的多点实时校正系统,该系统具有校正精度高、易于实现、实时性强等优点.同时介绍了该系统中的重要逻辑模块--12 bit×8 bit乘法器的VHDL设计,该乘法器占用FPGA硬件资源少,运行实时性好.
用EDA技术作为开发手段,实现一个数字系统的设计。系统采用了顶层图形设计思想,基于硬件描述语言(HDL),以可编程器件为核心。具有体积小、可靠性高、灵活性强等特点。将EDA技术与传统电子设计方法进行比较,总结出别EDA技术的优势。
作者:李月乔 期刊:《信息技术与网络安全》 2004年第09期
在分析有限域运算的基础上,设计了能纠正1个符号内4位错误的RS编码器,并给出了VHDL电路模型。利用XILINX公司的ISE5.2集成设计环境完成了该RS编码器的原理图输入、VHDL源代码输入、功能仿真、布局与布线和时序仿真,并用XC9572PC84可编程逻辑芯片实现了该电路设计。
作者:丁冬平; 高献伟 期刊:《信息技术与网络安全》 2012年第05期
在分析SM3算法的基础上详细介绍了目前Hash函数的4种硬件实现策略.同时给出了迭代方式和基于充分利用时钟周期的循环展开方式下的FPGA实现。该循环展开方式有效地减少了一半的工作时钟数和11%的运算时间,吞吐量提高了11%,且占用的硬件资源较少。
作者:商丽卫; 刘耀军 期刊:《信息技术与网络安全》 2012年第13期
为了加快阵列乘法器的运算速度,降低延迟,提出了一种基于4选1多路选择器的乘法器设计方案。这种方案在每一步运算中同时处理两位操作数,使产生的部分积数量减少了一半,显著提高了乘法器的运算速度。FSATA乘法器采用VHDL语言进行编码,在Quartus上进行的仿真表明,相比于采用时序电路完成的设计,FSATA乘法器有更优的性能。
作者:王勇; 龚江涛 期刊:《信息技术与网络安全》 2013年第12期
在分析步进电机内部结构和工作原理的基础上,介绍了步进电机控制器逻辑设计思路。控制芯片选用ALTERA公司的高性价比、专用大规模集成电路芯片EPM240T100,实现了步进电机控制系统。
作者:陆继远 期刊:《信息技术与网络安全》 2005年第12期
Petri网是离散事件系统建模的重要工具,本文使用硬件描述语言VHDL实现了基于Petri网的并行控制器.文中通过一个液位控制系统实例具体介绍了这一方法,并通过仿真波形证明了该方法的正确性.这对于离散事件系统并行控制器的设计具有十分重要的意义.
作者:洪冰心; 郑力新 期刊:《信息技术与网络安全》 2011年第18期
介绍了AD9945高速CCD信号处理芯片,并对其工作流程进行了研究。分析了AD9945芯片内部各个驱动信号的作用及其时序关系,提出了结合FPGA运用VHDL硬件语言对该芯片的驱动信号进行编程的思想,最后通过QUARTUSII软件对程序进行时序仿真,并得到正确的仿真时序图,从而验证了这种编程思想的正确性。
作者:田红光 期刊:《信息技术与网络安全》 2011年第24期
介绍了基于Altera公司EP1K30TC144芯片的电梯控制器设计过程,描述了该控制系统的功能。该设计采用VHDL语言进行编程,以QUARTUS II软件为开发平台,对本设计进行了仿真,并使用JTAG将程序代码下载到实验板上进行了硬件验证。
作者:陈进军; 陈特放 期刊:《信息技术与网络安全》 2009年第14期
详细介绍了在Actel公司Libero集成开发环境下,利用各种集成的工具和EDA软件进行FPGA设计的过程和方法。通过具体实例,介绍了通过混合使用VHDL硬件编程语言、SmartDesign、IP核等多种设计手段实现一个双端口RAM的方法,并给出相应的仿真效果。