摘要:本文介绍了一种基于FPGA的简易数字信号传输性能分析仪的设计,实现数字信号传输性能测试。利用FPGA逻辑功能设计两个m序列发生器,生成数字信号和伪随机信号,并用曼彻斯特码编码输出。设计一个低通滤波器,和伪随机信号发生器一起用来模拟传输信道,并利用FPGA内置的数字锁相环提取同步时钟信号。分析仪采用FPGA的NIOSⅡ处理器作为主控,交互接口友好。最后信号和同步信号通过示波器后,就可以观察到眼图,从而实现数字信号传输性能的评价。
注:因版权方要求,不能公开全文,如需全文,请咨询杂志社
热门期刊服务
影响因子:0.27
期刊级别:省级期刊
发行周期:月刊
期刊在线咨询,1-3天快速下单!
查看更多>
超1000杂志,价格优惠,正版保障!
一站式期刊推荐服务,客服一对一跟踪服务!