首页 期刊 佳木斯大学学报 FPGA之基于Verilog语言实现优先抢答锁存模块的实现 【正文】

FPGA之基于Verilog语言实现优先抢答锁存模块的实现

作者:赵厚科; 李祖君 西南民族大学电气信息工程学院; 四川成都610225; 佳木斯大学理学院; 黑龙江佳木斯154007
verilog   hdl   数字电路设计   抢答模块  

摘要:抢答模块和锁存模块的基本实现是抢答器,抢答器是比赛和竞赛中一种常用且必备的装置,其原理是一种非常典型的数字逻辑电路,其中含有时序逻辑电路和基本逻辑电路组成,其项目包含D触发器,锁存器,分频器,7段数码管的译码器,主持人按开始按钮示意开始抢答,本文将使用Verilog HDL语言实现其功能,并通过对抢答器电路设计的分析加深对其功能实现电路的认识和理解。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

学术咨询 免费咨询 杂志订阅