首页 期刊 高电压技术 适用于器件并联型ANPC拓扑的低感叠层母排设计方法 【正文】

适用于器件并联型ANPC拓扑的低感叠层母排设计方法

作者:阮杰; 刘畅; 李广卓; 司曹明哲; 邓焰; 何湘宁 浙江大学电气工程学院; 杭州310027
四层母排   杂散电感   anpc   对称性   双脉冲实验  

摘要:在高压大容量电力电子设备中,采用叠层母排作为主要连接器件能够降低换流回路杂散电感,减小开关瞬态过程中的电压尖峰,因此叠层母排的设计对高压大容量电力电子装置的性能有着显著影响。为此,针对器件并联型有源中点钳位型(ANPC)拓扑,从换流回路杂散电感大小和不同换流回路杂散电感对称性的角度出发,对比了不同母排层数和空间结构对换流回路杂散电感的影响,给出了一种功率器件对称分布的四层母排设计方法。通过换流回路杂散电感双脉冲实验提取结果,验证了所提出母排结构各换流回路杂散电感理论分析的正确性和仿真计算的准确性。该设计方法能够有效降低器件并联型ANPC拓扑叠层母排换流回路的杂散电感,并使各换流回路杂散电感具有对称性,降低了功率器件的电气应力,提高了各功率器件电气应力的均衡性,有效提高变换器运行的可靠性。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

学术咨询 免费咨询 杂志订阅