首页 期刊 电子设计工程 一种基于改进基4 Booth算法和Wallace树结构的乘法器设计 【正文】

一种基于改进基4 Booth算法和Wallace树结构的乘法器设计

作者:吴美琪; 赵宏亮; 刘兴辉; 康大为; 李威 辽宁大学物理学院; 辽宁沈阳110036; 中国科学院计算技术研究所; 北京100190
乘法器   改进的基4booth算法   部分积阵列   wallace树   压缩器  

摘要:以实现25×18位带符号快速数字乘法器为目标,采用改进的基4Booth算法以3位编码产生部分积,优化最低位产生电路,使用统一的操作扩展各部分积符号位,相比于传统方法提高了阵列规则性、节省了芯片面积;用传输门构成基本压缩器,并在此基础上优化实现高阶压缩器,进而组成一个Wallace树结构,同时将9组部分积压缩为2组,使电路仅需3级压缩、关键路径延迟时间为8个异或门延迟,有效地提高了压缩效率和降低了关键路径延迟时间。采用GF28nmCMOS工艺,以全定制流程设计,版图面积为0.0112mm^2,仿真环境标准电压1.0V、温度25℃、最高工作时钟频率1.0GHz,系统的功耗频率比为3.52mW/GHz,关键路径延时为636ps,组合逻辑路径旁路寄存器的绝对延时为1.67ns。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

学术咨询 免费咨询 杂志订阅