首页 期刊 电子设计工程 JESD204B协议中自同步加解扰电路设计与实现 【正文】

JESD204B协议中自同步加解扰电路设计与实现

作者:欧阳靖; 姚亚峰; 霍兴华; 谭宇 中国地质大学机械与电子信息学院; 湖北武汉430074
电路设计   jesd204b协议   加解扰状态电路  

摘要:作为JEDEC最新修订的AD/DA串行传输协议,JESD204B采用自同步扰码对数据链路层原始信号进行随机化转换,有效地避免了杂散频谱产生.减少了物理层误码概率。本文基于经典状态机结构对JESD204B协议中自同步加扰及解扰电路进行设计实现,文章阐述了协议中自同步扰码的原理细节,提出了一种加扰与解扰状态电路的设计方案,最终对该方案进行实现、仿真与综合。仿真与综合结果表明该方案充分兼容协议控制信号,功能完全符合协议要求.增强了加解扰电路的稳定性与容错性,同时提高了电路的处理效率,可应用于JESD204B高速串行接口电路设计中。

注:因版权方要求,不能公开全文,如需全文,请咨询杂志社

学术咨询 免费咨询 杂志订阅